웨스턴 디지털은 BiCS3 기술을 기반으로 하여 1개의 셀에 4bit의 기록을 실현한 64층 3D 낸드 플래시 메모리를 개발했다고 발표했습니다.
이렇게 하면 1개의 칩에서 768Gbit의 기록을 실현해, TLC와 비교해서 50%의 용량이 늘어나는 효과가 있습니다.
이 메모리를 사용한 SSD와 USB를 8월에 열릴 플래시 메모리 서밋에서 전시할 예정.
참고/링크 | https://www.wdc.com/about-wd/newsroom/pr...-nand.html |
---|
웨스턴 디지털은 BiCS3 기술을 기반으로 하여 1개의 셀에 4bit의 기록을 실현한 64층 3D 낸드 플래시 메모리를 개발했다고 발표했습니다.
이렇게 하면 1개의 칩에서 768Gbit의 기록을 실현해, TLC와 비교해서 50%의 용량이 늘어나는 효과가 있습니다.
이 메모리를 사용한 SSD와 USB를 8월에 열릴 플래시 메모리 서밋에서 전시할 예정.