Skip to content

기글하드웨어기글하드웨어

컴퓨터 / 하드웨어 : 컴퓨터와 하드웨어, 주변기기에 관련된 이야기, 소식, 테스트, 정보를 올리는 게시판입니다.

Extra Form
참고/링크 https://pc.watch.impress.co.jp/docs/colu...08259.html

무어의 법칙 이후 시대의 컴퓨팅 칩 개발


공정 기술의 진보를 통한 성능 향상과 비용 절감의 속도가 느려지고 있습니다. 이는 프로세서 업계의 공통된 인식이기도 합니다. 따라서 프로세서 회사들은 다양한 방법으로 무어의 법칙 이후 시대의 프로세서 개발 방법을 모색하고 있습니다. AMD가 선택한 방법은 여러 다이로 칩을 구성하는 멀티 다이의 추진입니다. 사실 이건 인텔의 구상과도 공통점이 있습니다.

 

AMD는 멀티 다이 구상 단계에서 현재의 패키지 기술인 MCM(Multi-Chip Module)을 서버 CPU에 채택했습니다. 2010년의12코어 서버용 CPU인 Magny-Cours는 6코어 다이 패키지 2개를 넣었습니다. 불도저 아키텍처 CPU에서도 8코어 다이 패키지를 2개 넣은 16코어 인터라고스를 실현했습니다. 그리고 젠 아키텍청 세대에선 8코어 다이 4개를 하나로 패키징해 32코어/64스레드의 네이플스를 만들었습니다.

 

1.png

 

AMD의 서버 CPU는 MCM의 멀티 다이로 CPU 코어 수를 늘려왔습니다.

 

2.png

 

4개의 다이로 서버 CPU를 구성하는 젠 아키텍처

 

EPYC 브랜드로 출시된 네이플스의 특징은 다음과 같습니다. 기본이 되는 제플린 다이가 멀티 칩에 완전히 최적화돼 설계했다는 점. 그리고 4 다이로 분할해 서버 CPU의 다이 크기를 데스크탑 CPU 다이 수준인 213제곱mm로 줄였다는 점. PC 데스크탑부터 서버까지 하나의 다이를 사용해 설계와 마스크 비용을 줄였다는 점.

 

AMD 서버 CPU의 다이 크기 변화를 보면 이번 설계의 특징이 잘 드러납니다. AMD는 K10 이후 하이엔드 서버 CPU의 다이 크기를 키웠습니다. 6 코어 K10의 다이는 346제곱mm, 불도저 세대에선 315제곱mm, 메인스트림 PC용 칩이 140~200제곱mm 초반이니 한단계 큰 다이입니다. 하지만 이번에 나온 서버용 제플린은 213제곱mm로 메인스트림 PC와 다이를 공유합니다.

 

3.png

 

AMD의 서버 CPU 다이 크기 변화

 

4.png

 

제플린의 다이 레이아웃

 

5.png

 

MCM에 최적화된 칩 설계와 레이아웃

 

2다이 MCM의 경험을 거쳐 이번에는 완전히 멀티 다이에 최적화한 설계를 했습니다. 기존과 같은 설계의 연장선상에서 MCM을 실현하는 게 아니라, MCM을 전제로 한 칩 설계를 했습니다. 에픽에서 MCM의 핵심 정보는 AMD가 2017년 8월의 칩 컨퍼런스 Hot Chips, 2018년 2월의 반도체 컨퍼런스 ISSCC(IEEE International Solid-State Circuits Conference)에서 설명한 바 있습니다.

 

 

4개의 칩으로 분할해 비용이 59%로 감소

 

AMD는 32코어 CPU를 단일 다이로 만드는 것과 비교하면, 4개의 다이로 분할했을 때 총 비용이 59%로 줄어든다고 설명합니다. 다이 수율이 크게 향상되서입니다. AMD는 이렇게 4분할된 다이를 Chiplet이라 부릅니다. -let은 작은 것을 나타내는 접미사로, Chiplet은 작은 칩을 의미합니다.

 

MCM 패키지인 EPYC는 Chipet인 제플린 다이를 4개 사용합니다. 제플린은 1개의 다이 크기가 213제곱mm입니다. 4개의 면적을 단순히 더하면 852제곱mm가 됩니다. 반면 AMD 아키텍처에서 32코어의 단일 다이를 만들면 약 777제곱mm의 다이가 나옵니다.

 

1개의 단일 다이로 만들면 필요한 다이 면적이 작아집니다. 이는 MCM 구성에서 다이 사이를 연결하는 인터커넥트 IFOP(Infinity Fabric On-Package)와, 각 다이에 중복되는 시스템 컨트롤러같은 다이 오버헤드가 있어서입니다. 이 비중은 모두 다 더해 10% 정도 됩니다.

 

대형 단일 다이가 다이 면적은 10% 정도로 작아지지만, 제조나 테스트에 들어가는 비용은 단일 다이가 40% 가량 높아집니다. 또 단일 다이의 수율이 나븝니다. 4개의 Chiplet을 만드는 것과 비교하면 수율이 약 17% 정도 낮다고 합니다. 다이 크기가 클수록 결함이 포함될 확률이 높아지는데다, 777제곱mm의 다이는 노광 영역의 한계에 가깝기도 합니다.

 

결과적으로 32코어를 하나의 다이에 포함한 대형 다이는 4개의 Chiplet으로 32코어를 분산시킨 경우보다 70% 정도 비싸다고 AMD는 설명합니다. 무엇보다 매니코어 CPU는 특정 코어에 결함이 있을 때 이를 비활성화하고, 코어 수가 적은 보급형 모델을 내놔 제품으로 판매할 수 있습니다. AMD의 계산이 이것까지 염두에 둔 것인지는 알지 못합니다만.

 

4 다이 Chiplet이 다이 단가를 낮춰도, MCM 조립에서 수율이 떨어지면 전체 비용은 늘어납니다. 그러나 지금은 이 문제가 해결돼 전체 비용에 미치는 영향은 무시할 수 있는 범위라고 AMD는 설명합니다. 또 최대 클럭에 영향을 미치는 다이의 동작 클럭과 전압 특성의 차이도, AMD가 채용한 온 다이 클럭 센서(임계 경로의 측정을 수행)와 디지털 LDO(Low Drop-Out) 전압 레귤레이터를 통해 코어 단위의 전압 제어가 가능하다고 합니다.

 

6.png

 

ISSCC에서 공개한 MCM을 통한 비용 절감

 

7.png

 

Hot Chips에서 공개한 MCM을 통한 비용 절감 

 

남은 문제는 다이 사이의 인터커넥트가 소모하는 전력과 대기 시간입니다. 다이 사이의 연결은 온 다이보다 전력 소비가 크고 지연이 길어질 수밖에 없습니다. AMD는 온 패키지 연결에 최적화된 상호 연결 IFOP를 개발해 이 문제를 완화했습니다.

 

IFOP는 저전력과 낮은 지연 시간에 집중해 설계됐습니다. 전송 에너지는 2pJ/bit(picoJoule / bit)로 매우 낮습니다. 메모리에서 IFOP까지의 유닛을 동기화시켜 클럭 도메인의 전환 대기 시간을 없앴습니다. 이상적인 멀티 다이까진 아니어도 지금은 문제를 상당히 줄였습니다.

 

 

하나의 다이로 여러 제품군을 만들기

 

AMD는 젠 CPU 세대에 chiplet 방식을 채용해 다이의 크기를 줄였습니다. chiplet 제플린의 다이 크기는 213제곱mm, 불도저 세대 서버 CPU가 315제곱mm니 2/3 정도입니다. 메인 스트림 PC용 APU(Accelerated Processing Unit)와 거의 같은 크기입니다. PC용 다이 수준의 크기로 서버를 만들 수 있게 됐습니다.

 

AMD의 메인스트림 PC용 CPU는 한때 다이 크기가 140~150제곱mm 정도 였습니다. 그러나 AMD가 메인스트림 PC 용 제품을 CPU 코어와 GPU 코어를 섞은 APU로 만들자, 200~250제곱mm의 다이가 일반적인 것이 됐습니다. 젠 아키텍처의 APU인 레이븐 릿지의 다이 크기는 210제곱mm로 전통적인 AMD APU의 다이 크기입니다.

 

8.png

 

AMD 서버 CPU의 다이 크기는 젠 세대 메인스트림 PC APU, 레이븐 릿지와 거의 같은 수준

 

AMD 젠 세대 칩의 큰 특징은 8코어 서버 chiplet과 4코어+GPU 코어의 PC용 APU 다이 크기가 거의 같은 수준이라는 점입니다. 이는 제조 비용이 비슷하다는 소리입니다. 서버용 chiplet을 PC용 칩과 같은 가격으로 만들 수 있어 AMD의 제품 전개가 쉬워졌습니다. 서버용 다이를 PC용으로 쉽게 바꿀 수 있게 됐습니다.

 

9.png

 

왼쪽이 8코어 제플린 다이, 오른족이 4코어+GPU의 레이븐 릿지 다이

 

지금까지 AMD는 서버용 다이를 PC에 사용했습니다. 하지만 다이가 크다보니 하이엔드 데스크탑 위주에, 메인스트림은 APU였습니다. 그러나 젠에선 제플린 다이를 활용한 PC용 CPU(서밋 릿지)로 라이젠 브랜드 CPU라인업을 고급형부터 보급형까지 모두 쓸 수 있게 됐습니다.

 

또 제플린 다이를 2개 사용한 하이엔드 데스크탑 PC용 제품을 라이젠 스레드릿지로 상품화할 수 있었습니다. 이것도 chiplet 제플린의 다이 면적을 줄이고, MCM 조립이 쉬운 인터페이스를 탑재했습니다. 그 결과 AMD는 제플린 다이로 서버, 하이엔드 데스크탑까지 모든 라인업의 CPU 제품을 커버할 수 있게 됐습니다.

 

10.png

 

한 종류의 다이 설계로 3개의 제품군이 파생

 

이게 중요한 이유는 지금 하나의 다이를 설계하고 마스크를 만드는 비용이 치솟아 오르고 있기 때문입니다. 지금의 제조 공정에 필요한 마스크 수가 급증하고 있어, 마스크를 만드는 것만으로도 엄청나게 돈이 들어갑니다. 따라서 자본력이 약한 회사는 여러 다이를 만들기가 몹시 부담됩니다.

 

AMD는 사실 28nm 공정에서 서버용 CPU의 다이를 넣지 않았는데, 이건 서버 시장에 새로운 다이를 만들어도 수지가 맞지 않아서라고 볼 수 있습니다. 그러나 젠의 4개 다이를 합친 MCM이라면 문제가 없습니다.

 

 

AMD의 목표. 3D 통합 칩의 첫 단계

 

AMD는 젠 세대에서 서버 CPU를 4다이로 분할, 각각의 다이에 8코어 Chiplet을 넣었습니다. 결과적으로 8코어 CPU와 쿼드 코어 APU의 2가지 다이로, AMD의 서버부터 PC까지 모든 라인업을 무리없이 커버할 수 있게 됐습니다.

 

또한 16코어 하이엔드 서버 CPU라는 새로운 시장을 개척했습니다. 4다이로 구성된 서버용 EPYC과, 2다이 구성의 하이엔드 데스크탑용 스레드리퍼, 1다이 구성의 메인스트림 PC용 라이젠이 모두 하나의 제플린 다이에서 만들어졌습니다. 

 

11.png

 

PC부터 서버까지 같은 다이를 사용해서 만듬

 

AMD의 멀티 다이 접근 방식은 앞으로 더욱 중요해집니다. 그건 현재 다이와 마스크 비용이 늘어나고 있어서입니다. AMD의 리사 수 CEO는 2017년 12월에 미국 샌프란시스코에서 개최된 반도체 학회인 IEDM (IEEE International Electron Devices Meeting)에서 앞으로 10년 간 반도체 기술과 AMD 칩 아키텍처의 전망을 말했습니다.

 

아래는 리사 수 CEO가 보여준 반도체 웨이퍼와 생산 비용의 비교입니다. 제조 공정이 미세화되면서 같은 크기의 다이를 만드는데 필요한 제조 비용이 급격히 오릅니다. 7nm는 14nm의 2배 가까운 비용이, 45nm의 4배에 달하는 비용이 들어간다고 AMD는 추산합니다. 

 

12.png

 

IEM에서 공개한 AMD의 전망

 

여기서 말하는 7nm는 액침 노광 버전의 7nm입니다. 액침 7nm는 마스크 수가 더 늘어나, 대형 다이의 수율을 올리기가 힘들거라 예상됩니다. EUV 버전 7nm는 2020년이 되야 상품화되며, 초기에는 파운드리의 EUV 장비 투자 금액을 회수하는데 시간이 걸립니다. 또 공정 기술의 진보에 의한 트랜지스터 밀도와 성능 향상 속도도 천천히 진행될 가능성이 높습니다. 

 

AMD는 지난 10년 동안, 2.4년마다 2배씩 서버 CPU의 성능/전력 비율을 향상시켜 왔습니다. 그러나 공정 기술에 의한 상승폭은 40% 정도이고 나머지는 다이 크기와 TDP의 절전 기술 확장, 마이크로 아키텍처의 혁신에 의한 것입니다. 리사 수 CEO는 앞으로 10년 동안은 공정 기술로 성능이 향상되는 폭이 더욱 줄어들 것으로 예상합니다. 

 

그리고 이 문제의 해결책으로 AMD가 구상하는 것이 멀티 다이 방식입니다. CPU와 GPU, 주변 회로 등의 로직 칩을 멀티 다이로 만듭니다. 그 다이를 3D 적층 패키지로 합칩니다. 메모리도 옵션 패키지로 적층합니다. 현실에서는 3D 적층 이전에 별도의 인터포저를 사용해 2.5D 적층 단계를 거칠 것입니다.

 

13.png

 

AMD의 성능 향상 전망

 

14.png

 

AMD의 3D 통합 전망

 

AMD의 이러한 전망을 보면 4다이 젠의 MCM은 그 여정의 첫 걸음임을 알 수 있습니다. 무어의 법칙 이후의 반도체 칩 아키텍처로 AMD는 멀티 다이를 고려 중이며, 그 방향으로 가는 이정표엔 4다이 젠의 MCM 아키텍처가 있습니다. 

 

3D 통합에는 첨단 공정의 TSV(Through Silicon Via) 기술 도입이나 제조 비용처럼 해결해야 할 문제가 산적해 있습니다. 따라서 앞으로 전망은 아직 불확실합니다. 하지만 앞으로의 컴퓨팅 칩에서 성능/전력 비율을 개선하려면 3D 통합 같은 근본적인 개혁이 필요하게 될 가능성이 높습니다. 그 방향성은 이미 드러나고 있습니다. 


TAG •

  • ?
    에이징마스터 2018.03.01 03:03
    오타!
    4개의 칩으로 분할해 비용이 59%로 감소
    문단에서
    또 단일 다이의 수율이 나븝니다 → 나쁩니다
  • profile
    ForGoTTen      결제중.... 2018.03.01 03:04
    위에서 이야기 한 것 처럼 결국 패키징을 제외하면 AMD가 설계한 코어부분은 제플린 다이, APU다이 2개 뿐이니.... 나중에 APU다이들 중 가장 수율이 떨어지는 칩들은 애슬론으로도 판매하면 풀 라인업을 갖출 수 있겠군요.

    만일 ZEN이 잘 나왔어도 지금의 MCM방식이 아니면 8코어 이상 제품군들은 지금보다 수율이 떨어졌을 것이고, 설계 역량이 떨어져서 이렇게 다양한 제품군을 단시간에 출시하지는 못했겠죠 .

    물론 다이간의 병목으로 인한 성능 손해와, 데탑 로우엔드 라인(애슬론)부터 최상위 라인(1800x)까지 다이 크기가 거의 같다는 단가문제가 있지만요(...)
  • profile
    白夜2ndT      원래 암드빠의 길은 외롭고 힘든거에요! 0ㅅ0)-3 / Twitter @2ndTurning 2018.03.01 08:54
    어찌보면 불도저 때 계획했던 전략이 이제서야 제대로 시작된 것 같은 느낌이에요.
  • ?
    마라톤 2018.03.01 09:49
    좋은 정보 감사합니다. ^_^
  • ?
    이계인 2018.03.01 11:24
    딱 하나 잘만들어서 모든걸 해결해버린 한수
  • profile
    title: 가난한까마귀      잠을 미루는 건 내일이 오지 않길 바래서야. 2018.03.01 17:55
    이런 글 좋아요!
    인텔 코어 마이크로 아키텍쳐의 후계 소식은 여전히 없는 판에 amd의 zen은 이제야 zen+ 나오려 하니 정말 AMD의 강세가 기대됩니다.
  • ?
    개념확립 2018.03.01 18:41
    처음부터 제플린 다이에 8코어를 하나로 제작하지않고 4개씩 분할한 이유가 뭔가요? 수율때문인가요?
  • ?
    KAYNE 2018.03.02 05:37
    그렇게 되면 내장그래픽 넣을 공간이 모자라 따로 설계를 더 해야 되니 아마 APU 제조비용이 높아졌을 것 같습니다. 그것도 그렇고 제플린 다이를 보시면 알겠지만 2CCX지만 2코어씩 적절히 구획이 나뉘어져 있어서 발열을 줄이면서 언코어 부분에서 열을 어느정도 식혀줄 수 있는 구조인데 8코어 1CCX로 제작할 경우 팔각형 모양의 구조로 코어 사이를 떨어뜨리지 않는 이상에야 CCX 구조로 인한 성능 손실보다 더 크게 클럭에서 손해를 봤을거라 생각합니다. CPU에 코어만 들어가는 것이 아니기 때문에 사실상 그런 구조는 어렵지 않을까요.
  • ?
    KAYNE 2018.03.02 05:18
    하이엔드 GPU에서라도 HBM을 계속 채용하려는 이유가 3D 적층 CPU에 적용시키기 위한 초석인가요.
  • ?
    카토 2018.03.02 08:59
    계약직 직원 짐캘러의 위력 -0-
  • ?
    모란 2018.03.02 13:30
    캬.. 좋은글 감사합니다.
  • profile
    Induky      자타공인 암드사랑 정회원입니다 (_ _) 2018.03.03 18:20
    암드의 지금 전략이 반도체 공정전환 정체기에 놓인 현재에서는 최적인거 같네요 ㄷㄷ

작성된지 4주일이 지난 글에는 새 코멘트를 달 수 없습니다.


  1. AMD 25X20 목표에 대한 개인적인 분석

       다들 아실는지 모르겠지만 AMD는 2020년에 APU 전성비 25배 달성을 목표로 한다고 합니다. 이 계획은 2014년 카베리부터 시작해서 현재 레이븐릿지까지 와 있는 상태입니다.          코어 수  클럭  TDP  F.S.  풀 로드시 소비전력  ...
    Date2018.09.17 분석 ByKAYNE Reply0 Views793
    Read More
  2. 차세대 그래픽을 위한 GPU, 지포스 RTX 패밀리

    NVIDIA는 하이브리드 렌더링을 시작하는 새로운 GPU 아키텍처, 튜링을 출시합니다. 튜링은 레이 트레이싱을 가속하는 RT 코어와 딥러닝을 맡은 텐서 코어를 탑재합니다. 제조 공정은 12nm, 메모리는 GDDR6. 하이브리드 렌더링을 위한 아...
    Date2018.09.15 분석 By낄낄 Reply2 Views6394 file
    Read More
  3. 로지텍 프로 와이어리스 마우스의 분해 사진

    로지텍 프로 와이어리스 마우스의 분해 사진입니다. 성능은 유선 연결 시 문제가 없는데 라이트스피드 무선 연결 시 상태가 별로라네요. 기술 자체의 문제인지 테스트에 쓴 마우스 2개가 우연히 불량인지. 커버를 제거. 메인보드에 바로 ...
    Date2018.09.06 분석 By낄낄 Reply2 Views3308 file
    Read More
  4. No Image

    윈도우즈 노트북 블루투스가 이상 할땐 드라이버를 업데이트 해보세요.

      Acer switch 모델명 sw5-012을 쓰고 있습니다.    유난히 윈도우즈 10은 블루투스 관련 문제가 많습니다.  저 모델도 마찬가지구요.    유선이어폰을 더이상 쓰지 않는 관계로 블루투스를 써야만 해서 혹시나 하고 드라이버를 찾아서 따...
    Date2018.09.05 분석 By필립 Reply0 Views1971
    Read More
  5. 지포스 RTX 20, 그는 도대체...

    실시간 레이 트레이싱 전용 RT 코어를 탑재한 세계 최초의 GPU 아키텍처 튜닝, 이를 채택한 차세대 GPU인 지포스 RTX 20 시리즈가 발표됐습니다. 여기에서 사람들이 궁금할 것이라 생각되는 부분만 정리한 글입니다. 하이브리드 렌더링 ...
    Date2018.08.26 분석 By낄낄 Reply5 Views3838 file
    Read More
  6. 독자적인 CPU 명령어 세트, RISC-V란 무엇인가

    2018년 6월 21일에 웨스턴 디지털은 일본 도쿄에서 기자 설명회를 개최하고, CTO인 Martin Fink가 회사 차원에서 RISC-V를 추진 중임을 설명했습니다. 그럼 RISC-V는 도대체 무엇일까요? 연구 목적으로 만들어진 고유 명령어 세트 RISV-V...
    Date2018.07.22 분석 By낄낄 Reply10 Views4920 file
    Read More
  7. 샤오미 게이밍 마우스 분해 사진

    샤오미가 게이밍 마우스를 조용히 발표했었습니다. https://gigglehd.com/gg/3009115 겉모습이 어떻게 생겼는지는 그리 어렵지 않게 알 수 있지요. 그 안이 어떻게 생겼는지 봅시다. https://v.youku.com/v_show/id_XMzY3NTYyODkzMg==.ht...
    Date2018.07.12 분석 By낄낄 Reply8 Views4192 file
    Read More
  8. AMD의 CPU/GPU를 가속하는 글로벌 파운드리의 7nm 공정

    글로벌 파운드리의 7nm 공정이 AMD를 가속 AMD가 세계 최초의 7nm 공정 GPU로 베가 아키텍처를 출시하려 합니다. 이미 실제 칩은 완성돼 샘플링 중이며 올해 안에 정식으로 등장합니다. 경쟁사인 NVIDIA보다 먼저 7nm GPU를 출시하는 것입...
    Date2018.07.05 분석 By낄낄 Reply3 Views4272 file
    Read More
  9. AMD가 CPU 혁신에서 인텔을 이겼던 10번

    50여년에 달하는 인텔과 AMD의 경쟁사에서, AMD가 CPU 혁신으로 인텔을 이겼던 10번의 기록입니다. 2000년의 1GHz 경쟁: 대다수 CPU가 500~850Mhz로 작동할 때, AMD 애슬론 1000은 처음으로 1GHz를 찍은 데스크탑 프로세서였습니다. 코드...
    Date2018.07.03 분석 By낄낄 Reply29 Views6479 file
    Read More
  10. 애플 제품 문제의 근원 - 디자인팀 입김이 세다

        애플은 위대한 기업 입니다. 이건 맞는 말이죠. 구글이 검색에서 보여준 혁신 만큼, 아마존 같은 기업의 행보 만큼 , 삼성의 반도체 만큼, 애플은 위대한 기업 인데, 이상하게 가끔 너무 말도 안되는 결함들 보여 주곤 합니다. 이번의...
    Date2018.06.29 분석 By필립 Reply78 Views9719 file
    Read More
  11. 라데온 소프트웨어 AMD 링크 문제점

    라데온 소프트웨어에는 CPU, GPU의 상태를 스마트폰으로 모니터링 할 수 AMD Link 라는 좋은 기능을 제공하죠. 스마트폰과 PC가 같은 네트워크에 있어야 한다는 제약 좋건이 있긴 하지만 유용합니다. 하지만 사용하면 2가지 문제점을 발...
    Date2018.06.27 분석 By부녀자 Reply2 Views2161 file
    Read More
  12. No Image

    라이젠 모바일 랩탑이 애매할수밖에 없는 이유

    사실 모바일 플렛폼에 있어서 CPU+GPU가 결합된 원칩은 분리된 형태에 비해 가진 장점이 큽니다. 들고다녀야 하는 만큼 무게나 크기에 제약이 있을 수 밖에 없는데, 무게와 크기 둘 다 비교우위를 가지기 때문이죠. 당장 쓰는 스마트폰의 ...
    Date2018.05.23 분석 Bytitle: 흑우Moria Reply37 Views7572
    Read More
  13. 넷기어 XR500 나이트호크 프로 게이밍 라우터 분해 사진

    넷기어 XR500 나이트호크 프로 게이밍 라우터의 분해 사진입니다. 퀄컴 IPQ8065 2코어 프로세서, 512MB 램, 256MB 플래시, 2.4/5GHz 듀얼밴드 4x4 MU-MIMO, 800+1733Mbps 무선, 802.11ac Wave2. R7800 나이트호크 X4S와 스펙이 거의 같지...
    Date2018.05.16 분석 By낄낄 Reply5 Views951 file
    Read More
  14. 피나클릿지와 라이젠의 미래

     어제 피나클릿지가 정식으로 출시되었습니다. 출시와 함께 벤치마크 및 대략적인 성능도 공개가 되었는데요. 이에 대해서 예상된 성능대로 나왔다는 의견과 그럼에도 불구하고 아쉽다는 의견이 대다수인것 같습니다. 저는 예상된 성능대...
    Date2018.04.20 분석 Bytitle: 흑우Moria Reply12 Views4693 file
    Read More
  15. 인텔을 비롯한 프로세서 회사가 견인하는 HBM3 규격

    광대역 고용량으로 바뀐 2세대 HBM2 HBM2에 들어가는 DRAM의 가격 자체가 비싸며, 베이스 로직 다이가 필요하고, 구현 과정에선 CPU나 GPU 사이에서 배선을 연결하는 인터커넥트가 필요합니다. 그래서 비쌀 수밖에 없고, 현재 이를 채택한...
    Date2018.03.21 분석 By낄낄 Reply4 Views4041 file
    Read More
  16. 광대역, 대용량에 초점을 맞춘 2세대 HBM2 메모리

    HBM2 규격의 진정한 성능을 제공. 2세대 HBM2 메모리와 스토리지 계층에서 작업 메모리는 프로세서 가까이에 위치(함께 패키지)한 Near Memory와, 확장 메모리 슬롯에 장착한 Far Memory로 나뉩니다. 니어 메모리는 더 넓은 대역, 더 많은...
    Date2018.03.21 분석 By낄낄 Reply1 Views2474 file
    Read More
  17. 32GB, 1.36TB/s의 GPU 메모리를 제공. 2세대 HBM2

    전송 속도를 더 높인 새로운 버전의 HBM2 가까운 미래의 하이엔드 컴퓨팅 GPU나 매니코어 프로세서의 메모리는 최대 대역폭이 1TB/sec 이상에 도달하며, 용량은 32GB가 당연해지고, 소비 전력은 더욱 줄어듭니다. 스택 구조의 DRAM인 HBM ...
    Date2018.03.06 분석 By낄낄 Reply4 Views4576 file
    Read More
  18. 3D 낸드 기술 개발 경쟁: 도시바/WD 연합과 삼성의 격돌

    일본인이 쓴 글이다보니 아무래도 일본 기업인 도시바를 좀 높게 평가하는 뉘앙스가 있습니다. 하지만 일단은 그대로 옮겨 봅니다. 기술의 도시바, 사업의 삼성이라는 질긴 인연 낸드 플래시 메모리를 발명한 기업은 도시바입니다. 낸드 ...
    Date2018.03.02 분석 By낄낄 Reply8 Views2126 file
    Read More
  19. AMD가 목표하는 멀티 다이 통합의 첫 걸음. ZEN의 MCM

    무어의 법칙 이후 시대의 컴퓨팅 칩 개발 공정 기술의 진보를 통한 성능 향상과 비용 절감의 속도가 느려지고 있습니다. 이는 프로세서 업계의 공통된 인식이기도 합니다. 따라서 프로세서 회사들은 다양한 방법으로 무어의 법칙 이후 시...
    Date2018.03.01 분석 By낄낄 Reply12 Views3654 file
    Read More
  20. AMD 멀티 다이 전략의 선구자, 제플린 아키텍처

    MCM (Multi-Chip Module)에 최적화된 레이아웃 AMD는 앞으로 컴퓨팅 칩에서 여러 다이를 하나의 패키지에 통합한 멀티 다이를 목표로 하고 있습니다. 앞으로 공정 기술의 발전에 비춰볼 때, 멀티 다이를 도입해야 제조 비용 상승을 억제하...
    Date2018.02.28 분석 By낄낄 Reply3 Views2686 file
    Read More
목록
Board Pagination Prev 1 2 3 4 5 6 7 8 9 10 11 Next
/ 11

AMD
한미마이크로닉스
더함
MSI 코리아

공지사항        사이트 약관        개인정보취급방침       신고와 건의


기글하드웨어는 2006년 6월 28일에 개설된 컴퓨터, 하드웨어, 모바일, 스마트폰, 게임, 소프트웨어, 디지털 카메라 관련 뉴스와 정보, 사용기를 공유하는 커뮤니티 사이트입니다.
개인 정보 보호, 개인 및 단체의 권리 침해, 사이트 운영, 관리, 제휴와 광고 관련 문의는 이메일로 보내주세요. 관리자 이메일

sketchbook5, 스케치북5

sketchbook5, 스케치북5

나눔글꼴 설치 안내


이 PC에는 나눔글꼴이 설치되어 있지 않습니다.

이 사이트를 나눔글꼴로 보기 위해서는
나눔글꼴을 설치해야 합니다.

설치 취소