Skip to content

기글하드웨어기글하드웨어

컴퓨터 / 하드웨어 : 컴퓨터와 하드웨어, 주변기기에 관련된 이야기, 소식, 테스트, 정보를 올리는 게시판입니다.

Extra Form
참고/링크 https://pc.watch.impress.co.jp/docs/colu...58759.html

서니 코브와 7nm 공정, 적층 기술을 발표


인텔은 차세대 CPU 마이크로 아키텍처 서니 코브(Sunny Cove)의 내용을 일부 공개했습니다. 서니 코브는 10nm 공정 CPU 코어에서 명령 발행 포트를 확장하는 큰 폭의 마이크로 아키텍처 혁신입니니다. 인텔은 하스웰 세대에서 명령 발행 포트를 늘렸는데, 서니 코브의 확장은 그 만큼 큰 변화입니다. 그러나 완전히 새로 설계한 아키텍처로 보이진 않습니다. 코어 아키텍처의 복잡한 명령 발행 포트 배치는 그대로 이어집니다.

 

또 7nm 공정의 개발 상황도 밝혔습니다. 인텔은 7nm 공정에서 EUV (Extreme Ultraviolet) 노광을 채용합니다. 그러나 이 7nm가 10nm 노드와 비교될 정도로 크기가 줄어들지는 아직 확실치 않습니다. 인텔의 10nm는 다른 회사의 7nm 공정과 비슷한 스펙이기에, 인텔 7nm는 다른 회사의 5nm 수준이거나 그 이상일 가능성이 있습니다. 파운드리 업체들은 2019년부터 5nm 셔틀(커스텀 디자인을 1장의 웨이퍼로 만드는 프로토타입) 서비스를 시작합니다.

 

그리고 적층 기술도 적극적으로 채용한다고 밝혔습니다. 인텔은 이미 2.5D 적층으로 서로 다른 제조 공정의 칩렛을 하나의 패키지에 넣는 개발 방향을 제시했습니다. 2.5D 솔루션인 Embedded Multi-die Interconnect Bridge(EMIB)를 개발했으며 새로운 3D 적층 기술인 포베로스(Foveros)도 발표했습니다.

 

 

메모리 파이프라인을 대폭 확장


서니 코브의 프론트 엔드는 x86/x64 명령을 디코딩한 내부 명령 uOP를 저장하는 uOP 캐시의 용량을 늘렸다는 것 정도만 공개했습니다. 프론트 엔드가 다른 부분에서 얼마나 확장됐는지, 예를 들면 분기 예측의 변경은 버퍼 용량 증가 외에는 공개하지 않았습니다. 

 

아웃 오브 오더의 백 엔드 파이프 라인은 명령 발행 포트가 스카이레이크 아키텍처의 8개에서 10개로 늘었습니다. 명령 스케줄러인 리저베이션 스테이션의 구성도 바뀌었습니다. 명령 발행을 확장하며 아웃 오브 오더 실행 시 명령 관리를 위한 리 오더 버퍼가 확장, 외부 예약 스테이션에서 대기하는 명령 수도 늘어났습니다. 또 AVX-512 유닛도 탑재합니다.

 

1.png

 

인텔의 CPU 마이크로 아키텍처 변화

 

서니 코브의 10포트 구성은 많아 보이지만, 인텔 아키텍처 구조의 특수성 때문에 늘어난 점도 있습니다. 10개 중 연산 포트는 4개 뿐이며, 정수 연산 4유닛과 벡터 연산 3유닛이 같은 포트에 할당됩니다. 정수와 벡터와 같은 포트를 쓰는 건 기존 방식 그대로이며, 연산 유닛이 쓰는 포트 수는 그리 많지 않습니다. 

 

스카이레이크는 로드/스토어가 3포트, 저장소 데이터가 1포트입니다. 서니 코브는 로드/스토어가 4포트에 저장소 데이터는 2포트로 늘었습니다. 즉 명령 포트의 증가는 연산 외에 다른 부분에 할당됐다는 소리입니다.

 

2.png

 

특히 로드/스토어 포트와 디바이스 구성이 눈이 띕니다. 스카이레이크까지는 로드/스토어의 AGU(Address Generator Unit)가 3개이며 그 중 포트 2와 3이 로드와 스토어를 모두 지원하고, 포트 7은 스토어 전용입니다. 반면 서니 코브는 로드/스토어 구성이 2쌍입니다. 포트 2와 8, 3과 7이 로드와 스토어를 맡아 쌍을 이룹니다. 로드 2에 스토어 2면 균형이 안 맞는 것처럼 보이지만, 포트에서 쓰기 uOPs를 대기하는 리저베이션 스테이션 구성 때문에 유용한 배치입니다. 

 

스카이레이크는 로드/스토어의 외부 예약 스테이션이 3개의 AGU마다 1개였습니다. 반면 서니 코브는 로드/스토어마다 리저베이션 스테이션을 분이해 명령을 대기시킵니다. 이 구성의 목적은 서로 의존성이 있는 로드와 스토어 같은 외부 예약 스테이션까지 영향을 주어, 스케줄링을 보다 쉽게 구성하는 데 있습니다. 

 

로드/스토어의 AGU 수는 스카이레이크까지 3개였는데 서니 코브는 4개입니다. 스토어 AGU 처리량이 2가 되면서 저장소 데이터 유닛도 1에서 2로 늘었습니다. l1 데이터 캐시에 쓰기 포트도 두배로 늘려 대역폭은 2배가 됐습니다. 스토어 유닛 수가 늘어났으니 당연한 변화입니다.

 

또 L1 데이터 캐시도 기존의 32KB에서 48KB로 50% 늘렸습니다. l2 캐시도 늘렸는데 이는 제품마다 다릅니다. 또 L2의 Translation Lookaside Buffer (TLB) 크기도 확장됐습니다. 

 

 

스카이레이크-X에서 확장한 연산 유닛 배치

 

3.png


실행 유닛의 기본 배치는 스카이레이크-X를 확장한 구성입니다. 연산 계통의 ALU 파이프는 포트 0, 1, 5, 6까지 총 4개의 포트에 할당됩니다. 서니 코브는 여기서 파이프 구성이 확장됐습니다.

 

일반 데스크탑 버전 CPU와 차이점으로 포트 5에 FMA 연산이 할당됐습니다. 이는 서버용으로 개발한 스카이레이크-X의 구성과 같습니다. 스카이레이크-X는 512비트 AVX-512를 지원합니다. 이를 위해 512비트 SIMD(Single Instruction, Multiple Data) 유닛을 구현합니다.

 

구체적으로는 기존의 포트 0과 1의 256-bit SIMD의 FMA 유닛 2개를 묶어 512-bit 폭의 SIMD 유닛으로 사용합니다. 또 포트 5에 새로 512-bit의 FMA 유닛을 배치했습니다. 포트를 3개 사용해 512bit의 FMA를 2개씩 병렬 실행하는 구조입니다. 서니 코브 아키텍처도 이 구성이 유지될 것으로 보입니다.

 

서니 코브에서 확장된 점도 많습니다. 스칼리 정수 유닛은 주소 값을 저장하는 LEA(Load Effective Address)가 4개의 ALU 파이프 전부에 배치됐습니다. 또 정수 연산 중에는 나눗셈이 포트 1, 곱센이 포트 5에 배치돼, 정수 나눗셈 연산의 대기 시간이 크게 줄었습니다. 부동 소수점 나눗셈은 포트 0입니다. 

 

벡터 연산에선 벡터 셔플 유닛이 포트 1에 배치됩니다. 원래 벡터 서플용 포트였던 포트 5 FMA에 배치했기에, 두번째 유닛을 다른 파이프에 배치하는 구성이라 추측됩니다. 그럼 포트 6에 서플을 배치할 수도 있지만, 그럼 벡터 레지스터에 액세스하는 파이프가 하나 늘어나게 됩니다.

 

 

인텔과 AMD의 대조적인 CPU 마이크로 아키텍처 개발 자세


서니 코브의 백엔드 아웃 오브 오더 설명을 보면 인텔이 기존의 코어 아키텍처를 확장하려는 노선을 게속 지켜나가고 있음이 드러납니다. 이는 마이크로 아키텍처를 완전히 새로 설계한 AMD와는 전혀 다른 방법입니다. AMD는 새로운 아키텍처를 사용해 설계의 유지 보수가 쉽다는 장점은 있지만 버그가 포함됐을 수 있습니다. 인텔 방식은 갈수록 복잡해지지만 기존 설계 부분은 손대지 않아도 되니 설계 기간을 줄일 수 있다는 장점이 있습니다. 

 

(인텔이 올해 큰 버그 때문에 곤혹을 겪긴 했으나, AMD도 앞으로 버그가 생기지 말란 법은 없겠지요. 그리고 AMD는 기존 아키텍처를 워낙 말아먹어서 어찌됐건 새로 팔 수밖에 없다는 점도 생각해야 되겠고요)

 

4.png

 

인텔 서니 코브와 AMD 젠2

 

 

10nm 공정 세대의 CPU 마이크로 아키텍처는 인텔의 상황이 달라졌음을 보여줍니다. 인텔은 긴 터널을 벗어나 10nm 공정 양산산에 겨우 도달했습니다.

 

인텔 10nm 공정이 실패한 건 만들기 힘든 스펙과, 새로운 재료인 코발트를 도입한 SAQP (Self-Aligned Quadruple Patterning) 때문에 복잡한 배선 패턴(패턴 자체도 복잡하고, 기본적으로 4개의 병렬 배선이기에 회로 설계가 어려움), 그리고 표준 셀을 줄이기 위한 Design-Technology Co-Optimization(DTCO)의 적극적인 사용 때문이었다고보입니다. 트랜지스터의 핀 높이도 문제지만 그건 핀을 낮춰서 해결이 됩니다. 

 

인텔은 2019년에 이런 문제를 해결한 10nm 공정으로 서니 코브 아키텍처의 CPU를 출시할 수 있다고 확신을 가졌다고 보입니다. 

 

5.png

 

인텔 10nm DTCO 기술 중 가장 논란이 많았던 CGOA (Contact-Over-Active-Gate)


인텔이 스펙 향상과 DTCO의 표준 셀 면적 축소를 고집한 건, 그렇게 하지 않으면 트랜지스터 제조 비용이 올라가기 때문입니다. 10nm 이후 웨이퍼의 제조 가격이 늘어나면서 DTCO로 회로 밀도를 높여 웨이퍼 비용 증가를 상쇄하려 했습니다. 하지만 너무 무리했다고 보입니다. 

 

그럼 서니 코브를 양산할 10nm 공정은 어떤 것일까요? 우선 10nm 배선 구조 자체가 바뀌었을 가능성이 있습니다. 또 DTCO의 적극 도입을 포기하는 방법도 있습니다. 어쨌건 회로 설계를 대폭 바꿔야 하니 2019년에 10nm를 본격 출시하게 됩니다. 그리고 이렇게 방법을 바꾸면 14nm의 3배 밀도에 달하는 트랜지스터를 넣지 못하게 됩니다. 코어 크기를 늘리지 못한다면 CPU 마이크로 아키텍처 선에서 해결해야 합니다. 서니 코브는 이런 요구를 바탕으로 만들었다고 추측됩니다. 

 

이 경우 10nm 제조 비용이 늘어나니 CPU를 다른 공정으로 나눠 제조한 칩렛이 더 합리적입니다. 다이가 큰 서버 CPU의 경우 더욱 그렇습니다. 거기에 EUV 프로세스라면 EUV 장비의 처리량 병목 현상 때문에 EUV에서 생산하는 다이를 작게 설계하는 게 합리적입니다. 

 

6.png

 

각 제조사의 프로세스 비교 



  • profile
    쮸쀼쮸쀼 2018.12.18 02:52
    보안 문제 쪽은 얼마나 하드웨어 수준에서 해결되었으려나요?
  • profile
    Retina 2018.12.18 06:43
    인텔이 아무리 욕먹어도 세대별 반도체 공정은 정말 잘만들긴 했네요. 피치가 아주 좁군요
  • ?
    키리바시 2018.12.18 07:45
    진짜 10nm...이군요
    인텔 요즘 별로지만 네이밍으로 장난 안치는건 칭찬할만합니다
  • ?
    포인트 팡팡! 2018.12.18 07:45
    키리바시님 축하합니다.
    팡팡!에 당첨되어 10포인트를 보너스로 받으셨습니다.
  • ?
    xclear 2018.12.18 10:58
    arfi로 너무 무리한 목표치를 잡아서 10나노에서 삽질은 하고있지만...
    euv쓰면 타사랑 비슷하게 갈것같은 분위기네요...
    그리고 3d적층이라...드디어 cpu에도 쓰이면서 새로운 패러다임을 제시한거네요...
  • profile
    준여니 2018.12.18 13:52
    CPU 보안 결함 이슈는 해결되었으려나요?
  • ?
    MUSCLE 2018.12.18 14:15
    스펙터관련해결은되고 멜트다운같은경우 다음세대쯤 해결된단이야기가있네요..

    완벽하게 새로디자인된 아키텍처가아니라그런모양입니다..
  • ?
    신림동 2018.12.19 10:46
    요번 인텔 발표에서 당장 인텔 과거의 영광을 돌려줄 기술은 보이지 않는 것 같습니다.
    그래도 공정과 설계를 분리하겠다고 말한 점이 가장 크게 맘에 듭니다.
    이제 더 이상 한 설계로 2년 이상 우려먹는 일은 없지 않을까 생각됩니다.
  • ?
    BOXU 2018.12.19 12:43
    다른 7나노랑 동급인건가
  • ?
    yohohoho 2018.12.20 14:49
    이제 입만털어선 사장분위기 바뀌는건 힘들텐데..... 삼성처럼 입털고 양산이라면 모를까??
  • ?
    이계인 2018.12.20 19:22
    이전엔 최대한 조여서 상대적으로 우위를 갖고갔는데 이번은 좀 힘들거같아요. 이러다 코발트도 포기하면 다른회사랑 다를바 없는 특성 되는데..

작성된지 4주일이 지난 글에는 새 코멘트를 달 수 없습니다.


  1. AMD 25X20 목표에 대한 개인적인 분석

       다들 아실는지 모르겠지만 AMD는 2020년에 APU 전성비 25배 달성을 목표로 한다고 합니다. 이 계획은 2014년 카베리부터 시작해서 현재 레이븐릿지까지 와 있는 상태입니다.          코어 수  클럭  TDP  F.S.  풀 로드시 소비전력  ...
    Date2018.09.17 분석 ByKAYNE Reply0 Views793
    Read More
  2. 차세대 그래픽을 위한 GPU, 지포스 RTX 패밀리

    NVIDIA는 하이브리드 렌더링을 시작하는 새로운 GPU 아키텍처, 튜링을 출시합니다. 튜링은 레이 트레이싱을 가속하는 RT 코어와 딥러닝을 맡은 텐서 코어를 탑재합니다. 제조 공정은 12nm, 메모리는 GDDR6. 하이브리드 렌더링을 위한 아...
    Date2018.09.15 분석 By낄낄 Reply2 Views6394 file
    Read More
  3. 로지텍 프로 와이어리스 마우스의 분해 사진

    로지텍 프로 와이어리스 마우스의 분해 사진입니다. 성능은 유선 연결 시 문제가 없는데 라이트스피드 무선 연결 시 상태가 별로라네요. 기술 자체의 문제인지 테스트에 쓴 마우스 2개가 우연히 불량인지. 커버를 제거. 메인보드에 바로 ...
    Date2018.09.06 분석 By낄낄 Reply2 Views3310 file
    Read More
  4. No Image

    윈도우즈 노트북 블루투스가 이상 할땐 드라이버를 업데이트 해보세요.

      Acer switch 모델명 sw5-012을 쓰고 있습니다.    유난히 윈도우즈 10은 블루투스 관련 문제가 많습니다.  저 모델도 마찬가지구요.    유선이어폰을 더이상 쓰지 않는 관계로 블루투스를 써야만 해서 혹시나 하고 드라이버를 찾아서 따...
    Date2018.09.05 분석 By필립 Reply0 Views1971
    Read More
  5. 지포스 RTX 20, 그는 도대체...

    실시간 레이 트레이싱 전용 RT 코어를 탑재한 세계 최초의 GPU 아키텍처 튜닝, 이를 채택한 차세대 GPU인 지포스 RTX 20 시리즈가 발표됐습니다. 여기에서 사람들이 궁금할 것이라 생각되는 부분만 정리한 글입니다. 하이브리드 렌더링 ...
    Date2018.08.26 분석 By낄낄 Reply5 Views3838 file
    Read More
  6. 독자적인 CPU 명령어 세트, RISC-V란 무엇인가

    2018년 6월 21일에 웨스턴 디지털은 일본 도쿄에서 기자 설명회를 개최하고, CTO인 Martin Fink가 회사 차원에서 RISC-V를 추진 중임을 설명했습니다. 그럼 RISC-V는 도대체 무엇일까요? 연구 목적으로 만들어진 고유 명령어 세트 RISV-V...
    Date2018.07.22 분석 By낄낄 Reply10 Views4922 file
    Read More
  7. 샤오미 게이밍 마우스 분해 사진

    샤오미가 게이밍 마우스를 조용히 발표했었습니다. https://gigglehd.com/gg/3009115 겉모습이 어떻게 생겼는지는 그리 어렵지 않게 알 수 있지요. 그 안이 어떻게 생겼는지 봅시다. https://v.youku.com/v_show/id_XMzY3NTYyODkzMg==.ht...
    Date2018.07.12 분석 By낄낄 Reply8 Views4192 file
    Read More
  8. AMD의 CPU/GPU를 가속하는 글로벌 파운드리의 7nm 공정

    글로벌 파운드리의 7nm 공정이 AMD를 가속 AMD가 세계 최초의 7nm 공정 GPU로 베가 아키텍처를 출시하려 합니다. 이미 실제 칩은 완성돼 샘플링 중이며 올해 안에 정식으로 등장합니다. 경쟁사인 NVIDIA보다 먼저 7nm GPU를 출시하는 것입...
    Date2018.07.05 분석 By낄낄 Reply3 Views4272 file
    Read More
  9. AMD가 CPU 혁신에서 인텔을 이겼던 10번

    50여년에 달하는 인텔과 AMD의 경쟁사에서, AMD가 CPU 혁신으로 인텔을 이겼던 10번의 기록입니다. 2000년의 1GHz 경쟁: 대다수 CPU가 500~850Mhz로 작동할 때, AMD 애슬론 1000은 처음으로 1GHz를 찍은 데스크탑 프로세서였습니다. 코드...
    Date2018.07.03 분석 By낄낄 Reply29 Views6479 file
    Read More
  10. 애플 제품 문제의 근원 - 디자인팀 입김이 세다

        애플은 위대한 기업 입니다. 이건 맞는 말이죠. 구글이 검색에서 보여준 혁신 만큼, 아마존 같은 기업의 행보 만큼 , 삼성의 반도체 만큼, 애플은 위대한 기업 인데, 이상하게 가끔 너무 말도 안되는 결함들 보여 주곤 합니다. 이번의...
    Date2018.06.29 분석 By필립 Reply78 Views9719 file
    Read More
  11. 라데온 소프트웨어 AMD 링크 문제점

    라데온 소프트웨어에는 CPU, GPU의 상태를 스마트폰으로 모니터링 할 수 AMD Link 라는 좋은 기능을 제공하죠. 스마트폰과 PC가 같은 네트워크에 있어야 한다는 제약 좋건이 있긴 하지만 유용합니다. 하지만 사용하면 2가지 문제점을 발...
    Date2018.06.27 분석 By부녀자 Reply2 Views2161 file
    Read More
  12. No Image

    라이젠 모바일 랩탑이 애매할수밖에 없는 이유

    사실 모바일 플렛폼에 있어서 CPU+GPU가 결합된 원칩은 분리된 형태에 비해 가진 장점이 큽니다. 들고다녀야 하는 만큼 무게나 크기에 제약이 있을 수 밖에 없는데, 무게와 크기 둘 다 비교우위를 가지기 때문이죠. 당장 쓰는 스마트폰의 ...
    Date2018.05.23 분석 Bytitle: 흑우Moria Reply37 Views7572
    Read More
  13. 넷기어 XR500 나이트호크 프로 게이밍 라우터 분해 사진

    넷기어 XR500 나이트호크 프로 게이밍 라우터의 분해 사진입니다. 퀄컴 IPQ8065 2코어 프로세서, 512MB 램, 256MB 플래시, 2.4/5GHz 듀얼밴드 4x4 MU-MIMO, 800+1733Mbps 무선, 802.11ac Wave2. R7800 나이트호크 X4S와 스펙이 거의 같지...
    Date2018.05.16 분석 By낄낄 Reply5 Views951 file
    Read More
  14. 피나클릿지와 라이젠의 미래

     어제 피나클릿지가 정식으로 출시되었습니다. 출시와 함께 벤치마크 및 대략적인 성능도 공개가 되었는데요. 이에 대해서 예상된 성능대로 나왔다는 의견과 그럼에도 불구하고 아쉽다는 의견이 대다수인것 같습니다. 저는 예상된 성능대...
    Date2018.04.20 분석 Bytitle: 흑우Moria Reply12 Views4693 file
    Read More
  15. 인텔을 비롯한 프로세서 회사가 견인하는 HBM3 규격

    광대역 고용량으로 바뀐 2세대 HBM2 HBM2에 들어가는 DRAM의 가격 자체가 비싸며, 베이스 로직 다이가 필요하고, 구현 과정에선 CPU나 GPU 사이에서 배선을 연결하는 인터커넥트가 필요합니다. 그래서 비쌀 수밖에 없고, 현재 이를 채택한...
    Date2018.03.21 분석 By낄낄 Reply4 Views4044 file
    Read More
  16. 광대역, 대용량에 초점을 맞춘 2세대 HBM2 메모리

    HBM2 규격의 진정한 성능을 제공. 2세대 HBM2 메모리와 스토리지 계층에서 작업 메모리는 프로세서 가까이에 위치(함께 패키지)한 Near Memory와, 확장 메모리 슬롯에 장착한 Far Memory로 나뉩니다. 니어 메모리는 더 넓은 대역, 더 많은...
    Date2018.03.21 분석 By낄낄 Reply1 Views2478 file
    Read More
  17. 32GB, 1.36TB/s의 GPU 메모리를 제공. 2세대 HBM2

    전송 속도를 더 높인 새로운 버전의 HBM2 가까운 미래의 하이엔드 컴퓨팅 GPU나 매니코어 프로세서의 메모리는 최대 대역폭이 1TB/sec 이상에 도달하며, 용량은 32GB가 당연해지고, 소비 전력은 더욱 줄어듭니다. 스택 구조의 DRAM인 HBM ...
    Date2018.03.06 분석 By낄낄 Reply4 Views4577 file
    Read More
  18. 3D 낸드 기술 개발 경쟁: 도시바/WD 연합과 삼성의 격돌

    일본인이 쓴 글이다보니 아무래도 일본 기업인 도시바를 좀 높게 평가하는 뉘앙스가 있습니다. 하지만 일단은 그대로 옮겨 봅니다. 기술의 도시바, 사업의 삼성이라는 질긴 인연 낸드 플래시 메모리를 발명한 기업은 도시바입니다. 낸드 ...
    Date2018.03.02 분석 By낄낄 Reply8 Views2126 file
    Read More
  19. AMD가 목표하는 멀티 다이 통합의 첫 걸음. ZEN의 MCM

    무어의 법칙 이후 시대의 컴퓨팅 칩 개발 공정 기술의 진보를 통한 성능 향상과 비용 절감의 속도가 느려지고 있습니다. 이는 프로세서 업계의 공통된 인식이기도 합니다. 따라서 프로세서 회사들은 다양한 방법으로 무어의 법칙 이후 시...
    Date2018.03.01 분석 By낄낄 Reply12 Views3654 file
    Read More
  20. AMD 멀티 다이 전략의 선구자, 제플린 아키텍처

    MCM (Multi-Chip Module)에 최적화된 레이아웃 AMD는 앞으로 컴퓨팅 칩에서 여러 다이를 하나의 패키지에 통합한 멀티 다이를 목표로 하고 있습니다. 앞으로 공정 기술의 발전에 비춰볼 때, 멀티 다이를 도입해야 제조 비용 상승을 억제하...
    Date2018.02.28 분석 By낄낄 Reply3 Views2686 file
    Read More
목록
Board Pagination Prev 1 2 3 4 5 6 7 8 9 10 11 Next
/ 11

최근 코멘트 30개
고자되기
23:32
린네
23:30
아스트랄로피테쿠스
23:29
아라
23:25
아이들링
23:07
까마귀
22:59
veritas
22:54
nsys
22:51
유입입니다
22:39
린네
22:39
린네
22:38
카토메구미
22:23
아이들링
22:22
아이들링
22:22
아이들링
22:20
이게뭘까
22:14
白夜2ndT
22:08
K_mount
22:03
투명드래곤
21:57
투명드래곤
21:56
탐린
21:51
까마귀
21:44
까마귀
21:44
로엔그람
21:41
카에데
21:32
Colorful
21:26
린네
21:22
린네
21:19
그림자
21:18
마초코
21:17

AMD
MSI 코리아
더함
한미마이크로닉스

공지사항        사이트 약관        개인정보취급방침       신고와 건의


기글하드웨어는 2006년 6월 28일에 개설된 컴퓨터, 하드웨어, 모바일, 스마트폰, 게임, 소프트웨어, 디지털 카메라 관련 뉴스와 정보, 사용기를 공유하는 커뮤니티 사이트입니다.
개인 정보 보호, 개인 및 단체의 권리 침해, 사이트 운영, 관리, 제휴와 광고 관련 문의는 이메일로 보내주세요. 관리자 이메일

sketchbook5, 스케치북5

sketchbook5, 스케치북5

나눔글꼴 설치 안내


이 PC에는 나눔글꼴이 설치되어 있지 않습니다.

이 사이트를 나눔글꼴로 보기 위해서는
나눔글꼴을 설치해야 합니다.

설치 취소