Skip to content

기글하드웨어기글하드웨어

컴퓨터 / 하드웨어 : 컴퓨터와 하드웨어, 주변기기에 관련된 이야기, 소식, 테스트, 정보를 올리는 게시판입니다.

Extra Form
참고/링크 https://pc.watch.impress.co.jp/docs/colu...08270.html

MCM (Multi-Chip Module)에 최적화된 레이아웃


AMD는 앞으로 컴퓨팅 칩에서 여러 다이를 하나의 패키지에 통합한 멀티 다이를 목표로 하고 있습니다. 앞으로 공정 기술의 발전에 비춰볼 때, 멀티 다이를 도입해야 제조 비용 상승을 억제하면서 칩의 기능과 성능을 일정한 비율로 늘릴 수 있다고 판단했기 때문입니다. AMD는 이러한 전망을 2017년 12월에 미국 샌프란시스코에서 개최된 반도체 학회 IEDM (IEEE International Electron Devices Meeting)에서 발표했습니다.

 

AMD의 궁극적인 목표는 TSVThrough Silicon Via) 기술과 인터포저를 사용하는 것이나, 지금은 보통의 상용 칩에 그런 기술을 도입하기가 가격적으로 부담됩니다. 그래서 먼저 기존의 기술에서 해결되는 멀티 다이를 도입하려 합니다. 그것이 새로운 CPU인 젠 아키텍처 기반의 서버 CPU, EPYC입니다.

 

EPYC는 SoC(System on a Chip) 다이 제플린을 4개 사용해 36코어 서버 CPU를 실현했습니다. 또 하이엔드 데스크탑 CPU 라이젠 스레드리퍼 역시 제플린의 2다이 16코어 구성입니다.

 

제플린 칩 아키텍처는 멀티 다이 구성에 최적화해 설계됐습니다. 이를 위해 다이 사이의 연결 인터페이스를 구현하고, 구성 요소의 위치도 멀티 다이를 전제로 조심스럽게 배치했습니다. AMD는 미국 샌프란시스코에서 2월 11~15일에 개최된 반도체 국제 회의 ISSCC(IEEE International Solid-State Circuits Conference)에서 이러한 제플린의 설계를 밝혔습니다. 아래는 ISSCC에서 공개한 제플린의 다이 단위 레이아웃입니다.

 

1.jpg

 

제플린의 다이 레이아웃

 

위의 다이 레이아웃 이미지와 EPYC을 발표할 때 공개한 아래의 다이 레이아웃을 보면 유닛 배치가 뒤집어져 있는데, 이는 다이를 어느 쪽에서 보는지에 따라 달라집니다. 일반적으로 배선층에서 본 이미지다보니 아래같은 레이아웃이 일반적입니다. 그러나 ISSCC에선 칩 외부 배선을 설명하기 위해 다이 트랜지스터에서 본 이미지를 올린 것으로 추측됩니다.

 

2.jpg

 

EPYC을 발표할 때 공개한 제플린의 다이 레이아웃

 

 

절묘한 인터페이스 배치 

 

AMD의 CPU와 GPU, APU는 인터커넥트 패브릭에 AMD가 개발한 Infinity Fabric을 사용합니다. 인피니티 패브릭에는 데이터 전송의 Infinity Scalable Data Fabric(SDF)과 제어 신호를 전달하는 Infinity Scalable Control Fabric(SCF)의 두가지 계통이 있습니다. 데이터 SDF는 다양한 구현이 있습니다. 우선 SDF는 SoC 안에서 각 디바이스를 연결합니다. 또 멀티 다이 MCM 패키지에서 다이 사이를 연결하는 인터페이스에도 인피니티 패브릭을 씁니다. CPU 패키지끼리를 연결하는 소켓 사이의 인터페이스도 인피니티 패브릭입니다. 물리적인 구현 방법은 다르나 프로토콜은 같습니다.

 

3.jpg

 

HotChips에서 나온 인피니티 패브릭의 설명

 

제플린 다이에서 각각의 인터페이스 배치는 매우 특징이 있습니다. 우선 2채널 DRAM 인터페이스는 다이의 긴 쪽에 배치했습니다. 이는 다이를 4개 나열했을 때, 패키지 양쪽에 4채널씩 DRAM 인터페이스를 배치하기 위해서입니다.

 

CPU 패키지 사이를 연결하는 IFIS(Infinity Fabric Inter-Socket)는 PCI Express와 공유 PHY를 사용하는 멀티 프로토콜 아키텍쳐입니다. 제플린은 16 레인 IFIS / PCIe 2링크가 탑재됩니다. 2개의 링크는 다이 모서리에 1링크씩 나뉘어져 배치되는데, 이는 패키지 위아래에 IFIS와 PCI Express 핀을 배치하기 위해서입니다. 패키지 외부에 인터페이스 핀을 상하좌우로 배치하는 것을 목표로 DRAM, IFIS / PCI Express 인터페이스를 절묘하게 배치했습니다.

 

CPU의 다이 사이를 연결하는 IFOP(Infinity Fabric On-Package)는 제플린 다이에 4링크가 탑재되며, 다이의 긴 쪽에 2링크씩 배치됩니다. 다이를 나열하면 1링크가 안쪽, 1링크가 바깥쪽으로 향하게 됩니다. 3링크만 있어도 충분하나, 다른 인터페이스에 맞춰 회전 배치하다보면 쓰지 못하게 되는 1링크를 포함해 4링크를 배치했습니다.

 

4.jpg

 

ISSCC에서 설명한 다이 레이아웃과 패키지의 관계

 

5.jpg

 

4개의 제플린 다이 EPYC 패키지. 좌우로 DRAM 핀, 위아래로 I/O와 패키지 사이의 연결 핀이 나옵니다.

 

6.jpg

 

제플린의 시스템 블럭 다이어그램

 

패키지 안을 좀 더 자세히 보면, 4개의 제플린 다이가 좌우 2개씩 180도로 회전해 배치됩니다. 그래서 각 다이에 내장된 2채널 DRAM 인터페이스는 패키지 좌우의 모서리에 배치됩니다. 2다이 2채널, 총 4채널 패키지가 좌우에 나뉘어집니다.

 

7.jpg

 

4개의 제플린 다이 배치와 인터페이스의 위치 관계

 

다이를 서로 연결하는 IFOP는 위의 슬라이드에서 녹색으로 표시됐습니다. IFOP는 다이 좌우에 2개씩 배치됩니다. 좌우에 붙어있는 다이끼리는 이 IFOP로 연결됩니다. 대각선에 배치된 다이는 패키지 중앙에 대각선으로 교차하는 배선 내부 IFOP끼리 연결됩니다. 상하 다이는 반대쪽의 IFOP끼리 연결됩니다. 각 다이에 1개씩 IFOP가 남지만, 대신 DRAM의 배선을 거치지 않고 IFOP의 배선을 배치하도록 만들었습니다. 2개의 패키지 계층으로 IFOP를 수행하려면 4개의 IFOP 링크가 필요하다고 계산했습니다. 쓰지 않는 1링크의 IFOP는 클럭 게이트 처리합니다.

 

오프 패키지 I / O와 패키지 사이의 IFIS 연결 인터페이스는 다이의 모서리에 배치됩니다. 위의 슬라이드에선 주황색으로 표시됩니다.

 

위 슬라이드에서 다이 왼쪽 상단 모서리의 IFIS / PCIe는 CPU 패키지 사이의 연결을 위한 IFIS로 쓰입니다. 다이의 오른쪽 하단 모서리의 IFIS / PCIe는 I / O 디바이스의 연결을 위한 PCI Express / SATA로 씁니다. 다이 왼쪽 상단 모서리 위의 배선을 연장하고 오른쪽 하단 모서리에서 아래로 배선을 연장합니다. 16레인 시리얼 링크는 IFIS와 PCI-E 프로토콜을 모두 쓸 수있습니다. 이를 위해 다이를 회전 배치, 위아래에 각각 IFIS와 PCI Express 핀을 배치할 수 있게 됩니다.

 

 

8채널의 DRAM 배선과 복잡한 다이/패키지 사이의 인터커넥트 연결 배치


4다이 제플린의 MCM 패키지 와이어는 아래 슬라이드처럼 나옵니다. 우선 빽빽한 DRAM 인터페이스 배선은 좌우 1채널씩 1패키지 레이어에 배치됩니다. 아래의 슬라이드 레이어 A와 레이어 B는 각각 레이어에서 좌우에 1채널씩 DRAM 배선이 배치됩니다. 각 레이어마다 좌우 2채널의 DDR4 배선이 있습니다. 또 IFOP의 6링크 연결을 두 계층에 분산해 연결됩니다.

 

8.jpg

 

DDR4 메모리와 IFOP의 배선

 

DDR4 메모리는 레이어 C와 레이어 D에서 좌우에 1채널씩 2채널 DDR4가 연결됩니다. 레이어 A에서 D까지의 4층에 각각 2채널씩 총 8채널 DDR4의 배선이 실현됩니다. 또 레이어 C와 D는 IFIS 링크가 따로 이어집니다.

 

9.jpg

 

DDR4 메모리와 IFIS의 배선

 

이처럼 다이 인터페이스를 성공적으로 배치해 비좁은 배선 공간으로도 4배선 레이어로 패키지에 맞췄습니다. 결과적으로 4다이 구성에서 패키지의 데이터 총 대역폭은 256GB/s, 오프 패키지 대역폭은 450GB/s 이상이라는 강력한 구성이 나옵니다. 고속 인터페이이스의 핀은 1760개, 패키지는 4094핀 LGA입니다.

 

 

실제 CPU의 다이와 인터페이스


이렇게 실현한 4다이 MCM 패키지의 시스템 구성은 아래 슬라이드대로입니다. 패키지 사이는 4개의 16레인 IFIS로 연결합니다. 모두 더하면 PCI Express와 SATA의 고속 I/O는 128레인, 그래픽카드나 가속 장치 같은 PCI-E 디바이스를 여럿 탑재 가능합니다. I/O가 풍부한 시스템을 구축하는 것도 제플린 기반 EPYC의 장점입니다.

 

10.jpg

 

4다이를 사용한 EPYC의 듀얼 소켓 구성

 

11.jpg

 

제플린 4다이로 구성된 EPYC은 I/O도 풍부해집니다.

 

2다이 하이엔드 데스크탑용 CPU인 라이젠 스레드리퍼는 아래와 같은 구성이 나옵니다. 가장 큰 특징은 2개의 다이가 2링크 IFOP에 연결되는 것. 또 64레인 PCI-E가 상하로 배치됩니다. 다이 자체의 레이아웃은 4다이 구성과 같습니다. 이 중 2개의 다이만 사용하며 나머지 2개의 다이는 더미 다이입니다.

 

12.jpg

 

라이젠 스레드리퍼 구성

 

싱글 다이의 데스크탑 PC용 CPU인 라이젠은 아래와 같습니다. 시리얼 인터페이스는 24레인이 활성화됩니다.

 

13.jpg

 

PC용 라이젠

 

14.jpg

 

3개의 제품군

 

15.jpg

 

1개의 다이로 3개의 제품군을 파생

 

 

코어 단위의 전압 레귤레이터 제어 

 

EPYC 4다이 MCM 패키지의 전력 공급은 아래 슬라이드대로입니다. 위쪽에선 다이 코어 부분에 대한 전력 공급이, 아래는 언코어 부분의 공급이, 좌우에는 DRAM과 그 인터페이스 부분의 공급이 이루어집니다.

 

16.jpg

 

4다이 패키지의 전원 핀

 

젠은 디지털 LDO(Low Drop-Out) 형태의 전압 레귤레이터로 코어 단위로 전압을 제어합니다. CPU 코어마다 별도의 전압을 공급해, 전체 칩의 전력을 줄여줍니다.

 

CPU 코어는 구동 전압에 따라 동작 클럭이 차이닙니다. 낮은 전압에서 높은 클럭으로 동작하는 코어도 있고, 높은 전압을 줘도 일정 클럭으로만 동작하는 코어도 있습니다. 따라서 CPU 코어 전체에 한가지 전압으로 전력을 공급하면 가장 느린 코어에 맞는 전압으로 공급하며, 이러면 빠른 코어에서 전력을 낭비하게 됩니다.

 

제플린은 코어마다 LDO 전압 절감이 가능합니다. 온보드 플랫폼 전압 레귤레이터(VRM)에서 CPU 코어의 가장 높은 VID 입력에 맞춰 코어 전압 RVDD를 각 코어마다 별도의 VDD로 낮춰줍니다. CPU에 최적의 전압을 넣기에 전력 효율이 향상됩니다. 

 

17.jpg

 

코어마다 다른 전압이 공급

 

젠에선 CPU 컴플렉스에 온 다이 클럭 센서를 구현했습니다. 임계 경로의 복제 회로는 CPU 코어가 어느 정도의 전압에서 특정 클럭으로 작동 가능한지를 감지합니다. 이를 기반으로 LDO에 의해 각 코어에 적합한 전압으로 전력을 공급합니다. 또 아이들 CPU 코어는 파워 게이트 처리합니다.

 

18.jpg

 

19.jpg

 

EPYC에서 LDO를 사용해 코어마다 전압을 최적화

 

제플린 다이는 전력 제어를 포함해 시스템을 관리하는 System Management Unit (SMU)가 탑재됩니다. AMD 인피니티 패브릭은 데이터를 전송하는 Infinity Scalable Data Fabric(SDF) 외에, 제어 신호를 전달하는 Infinity Scalable Control Fabric(SCF)가 있습니다. SMU는 SCF를 통해 전력 등을 제어합니다.

 

20.jpg


HotChips에서 인피니티 패브릭의 설명

 

21.jpg

 

제플린의 상호 연결 구성

 

제플린 SMU는 다른 다이나 패키지의 SMU와 연결합니다. SMU 사이의 통신은 싱글 레인의 전용 IFIS를 사용합니다. 1개의 SMU가 마스터, 다른 SMU는 슬레이브가 되어 통신합니다.

 

22.jpg


SMU끼리의 통신 방법



  • profile
    白夜2ndT      원래 암드빠의 길은 외롭고 힘든거에요! 0ㅅ0)-3 / Twitter @2ndTurning 2018.02.28 11:03
    제플린이라는게 CCX(4코어) 하나만 얘기하는게 아니라 'CCX 두개를 뭉친 SoC 하나'를 얘기한 거였군요... 0ㅅ0);;
  • profile
    Hack 2018.02.28 18:44
    오 이럴게 되니 pcie 레인도 다중사용 메모리채널도 증가하는군요

작성된지 4주일이 지난 글에는 새 코멘트를 달 수 없습니다.


  1. No Image

    프리미티브 쉐이더의 추가. 라데온 RX 베가

    7월 30일부터 8월 30일까지 개최된 시그래프 2017에서 AMD의 GPU 부문인 라데온 테크놀러지 그룹은 새로운 세대의 GPU인 라데온 RX 베가에 대해 설명했습니다. 기본적인 정보는 올해 1월에 공개가 됐으나, 이번에 새로 알려진 내용도 있...
    Date2017.08.06 분석 By낄낄 Reply19 Views2773
    Read More
  2. 5nm 공정 세대의 트랜지스터. 나노시트 기술

    5nm 프로세스가 드디어 보이기 시작하다   5nm 공정 세대의 트랜지스터는 현재와 크게 구조가 바뀔 가능성이 있습니다. 현재의 트랜지스터는 Fin을 세우는 FinFET을 사용합니다. 그러나 5nm 이후의 프로세스는 얇은 튜브를 수직으로 세우...
    Date2017.07.31 분석 By낄낄 Reply18 Views6946 file
    Read More
  3. 마이크로소프트 서피스 키보드 분해 사진

    마이크로소프트 서피스 키보드의 분해 사진입니다. 박스입니다. 실물 크기가 그대로 나와 있습니다. 키보드입니다. 박스 아닙니다. 아래엔 설명서. 왜 분해하느냐. 이베이에서 샀는데 키보드 키 하나가 고장났거든요. 이렇게 보면 알 수 ...
    Date2017.07.20 분석 By낄낄 Reply21 Views6729 file
    Read More
  4. 인텔 박물관: 4004 프로세서

    인텔 박물관의 메모리 편: https://gigglehd.com/gg/1361250 에 이어서 이번엔 세계 최초의 마이크로 프로세서인 4004의 전시 코너입니다. 4004가 개발됐을 당시엔 숫자를 계산하는 소형 제품을 계산기라 불렀고, 대규모 로직과 메모리가 ...
    Date2017.07.14 분석 By낄낄 Reply9 Views2068 file
    Read More
  5. 메모리의 수리 과정

    일본 센추리 메모리에서 메모리를 수리하는 과정을 간단히 소개했습니다. 일단 외관에 상처가 나지 않았는지를 현미경으로 확인. 이건 단자에 상처가 난 것입니다. 충격이나 압력을 받아 DRAM 칩이 떠있진 않은지도 확인합니다. 외관이 ...
    Date2017.07.12 분석 By낄낄 Reply19 Views5065 file
    Read More
  6. 인텔 박물관: 메모리

    미국 캘리포니아주 산타 클라라에는 인텔 본사가 있고, 그 옆의 로버트 노이스 빌딩 RNB 1층이 인텔 박물관이 있습니다. 이곳은 돌아보는데 1시간 정도 걸리는데 여느 박물관과 비교하면 그리 크진 않습니다. 대신 입장료는 없음, 사진 ...
    Date2017.07.05 분석 By낄낄 Reply12 Views2454 file
    Read More
  7. 인텔 스카이레이크-X 분석과 벤치마크

    인텔 스카이레이크-X의 아난드텍 리뷰입니다. 이미 알려져 있는 부분은 제외하고 요약해서 올립니다. 이해하기 힘든 부분도 있고, 양도 좀 많아서.. 다 써놓고 보니 참 글이 복잡한데, 마지막 부분만 봐도 요약은 충분히 될겁니다. 스카...
    Date2017.06.20 분석 By낄낄 Reply46 Views3547 file
    Read More
  8. 애플 아이맥 21.5인치 4K (2017) 분해 사진

    애플의 아이맥 21.5인치 레티나 4K (2017) 모델의 분해 사진입니다. 인텔 쿼드코어 코어 i5 3~3.5GHz DDR4-2400MHz 8GB 메모리 라데온 프로 555, 2GB 램 1TB 5400rpm 하드디스크 802.11ac WiFi, 블루투스 4.2 밝기 500nits, 4096x2304 해...
    Date2017.06.09 분석 By낄낄 Reply17 Views5557 file
    Read More
  9. 매드캣츠는 뭐가 문제였는가?

    매드캣츠가 왜 망했냐는 주제로 쓰여진 글입니다. PC 쪽에서는 독특한 디자인의 마우스로 유명하지만, 실제로 매드캣츠는 콘솔 게임의 주변기기에 더 큰 비중을 두고 있지요. 원래 헤드셋을 다루던 사람과 인터뷰한 내용이라 그런게 '...
    Date2017.06.08 분석 By낄낄 Reply11 Views2464 file
    Read More
  10. CPU 점유율의 진실

    넷플릭스의 프로그래머인 Brendan Gregg가 자신의 블로그에 올린 글입니다. 우리는 CPU 점유율이 90%라고 치면, 대충 이런 상황일 거라고 생각합니다. 하지만 실제론 이렇습니다. 프로세서가 명령어를 수행하지 않고, 메모리 I/O를 기다리...
    Date2017.05.22 분석 By낄낄 Reply19 Views17977 file
    Read More
  11. PC 하드웨어 리뷰의 소음측정에 대한 간단한 이야기

     최근의 PC 시스템은 어느정도 정숙성을 중시하여 설계를 편이며 저소음에 관심을 가지는 사용자들 또한 늘어나고 있습니다. 하지만 제품 사양 고지 및 리뷰에서는 불충분한 정보를 제공하고 있는 실정입니다. 그렇기 때문에 잘못된 예시...
    Date2017.05.22 분석 By시네바 Reply3 Views3081 file
    Read More
  12. 2018년 GPU의 새로운 메모리 GDDR6의 특징. 속도와 전력이 핵심

    SK 하이닉스가 공개한 GDDR6 메모리 칩 지난 4월 23일에 한국의 메모리 업체인 SK 하이닉스는 차세대 그래픽 메모리인 GDDR6 DRAM을 발표했습니다. 현재 그래픽 메모리에서 주로 쓰이는 GDDR5의 후속작으로, 2018년 이후에 나올 중급형~...
    Date2017.05.22 분석 By낄낄 Reply3 Views9502 file
    Read More
  13. No Image

    본격적으로 딥 러닝을 공략하는 자이언트 코어. 테슬라 V100

    볼타와 자비에르가 3분기에 출시 NVIDIA는 차세대 GPU 아키텍처 볼타(Volta)와 차세대 SoC 자비에르(Xavier)의 개요와 일정을 발표했습니다. 볼타는 내부 마이크로 아키텍쳐를 일신한 NVIDIA의 차세대 GPU로 하이엔드 GV100이 먼저 나옵니...
    Date2017.05.12 분석 By낄낄 Reply4 Views2925
    Read More
  14. 라이젠: SMT, CCX, 캐시, 바이오스, 메모리, 전원 관리, 인터뷰

    AMD 라이젠에 대해 많은 사람들이 궁금해하는 점을 가지고 테스트한 글입니다. 어떤 건 이미 꽤 전에 이슈가 지나가기도 했으나, 새로운 내용이 있으니 복습할겸 보시죠. 사실 테스트 결과보다도 방법이 좀 참신하다 싶은게 많아 올려 봅...
    Date2017.05.04 분석 By낄낄 Reply8 Views3961 file
    Read More
  15. 무어의 법칙은 굳건하다. 인텔이 발표한 10nm 공정 기술

    10nm 공정으로 미세화 리더십을 회복 인텔 프로세스 기술이 4년만에 크게 진화합니다. 인텔은 올해 하반기에 양산될 예정인 10nm 프로세스의 개요를 발표했습니다. 내년엔 본격적인 양산으로 전환할 계획입니다. 인텔은 지금까지 2년 간격...
    Date2017.04.15 분석 By낄낄 Reply15 Views3569 file
    Read More
  16. 메모리 랭크란?

    라이젠은 메모리 랭크에 따라 최고 클럭이 달라집니다. 2 DIMM(2개의 메모리 모듈)일 경우 싱글 랭크에서 2667MHz까지 올라가는데 듀얼 랭크면 2400MHz에 그치며, 4 DIMM이라면 2133MHz, 1866Mhz까지 떨어집니다. PC에서 사용하는 메모리...
    Date2017.04.13 분석 By낄낄 Reply17 Views28271 file
    Read More
  17. AMD의 칩 설계 방법을 바꾼 인피니티 패브릭 컨트롤 패브릭

    AMD 칩 설계의 핵심인 컨트롤 패브릭   AMD는 새로운 CPU 라이젠에서 칩의 각 유닛을 연결하는 인터커넥트 패브릭에 인피니티 패브릭을 채택했습니다. 인피니티 패브릭에는 데이터 전송을 수행하는 Infinity Scalable Data Fabric(SDF)와...
    Date2017.04.11 분석 By낄낄 Reply9 Views5085 file
    Read More
  18. 올해 이후 AMD 칩의 기반이 되는 인피니티 패브릭

    데이터와 컨트롤의 2가지 패브릭 AMD는 새로운 CPU 라이젠에서 칩 안/밖의 인터커넥트 패브릭을 새로 바꿨습니다.인피니티 패브릭(Infinity Fabric)이라는 새로운 패브릭이 등장해 라이젠 이후의 AMD 칩에선 확장 가능한 데이터 전송과 정...
    Date2017.04.07 분석 By낄낄 Reply6 Views8330 file
    Read More
  19. 3nm 로직 양산을 노리는 EUV 리소그래피의 고NA 화 기술

    차세대 반도체 미세 가공 기술인 EUV (Extreme Ultra-Violet) 리소그래피 기술 개발 로드맵이 명확해졌습니다. 빠르면 7nm 세대부터 양산에 채용되고, 최소한 3nm 세대까지 미세화를 견인해 나갑니다(고 NA로 3nm 세대의 초 고난도 제조를...
    Date2017.04.06 분석 By낄낄 Reply11 Views9927 file
    Read More
  20. 게이밍 노트북의 처참한 내구성에 대해서

        (주의: 스압 경보)   0. 서문 근 수년간의 PC 시장 추세를 보면 어느정도 모바일 시장에 잠식되가는 경향이 있지만 그와는 반대로 게이밍 노트북 시장의 경우엔 갈수록 커지고 있음을 알수 있습니다. 본격적으로 이 주제에 대해서 논...
    Date2017.03.27 분석 By청염 Reply60 Views87305 file
    Read More
목록
Board Pagination Prev 1 ... 2 3 4 5 6 7 8 9 10 11 Next
/ 11

최근 코멘트 30개
GPT
20:58
TundraMC
20:55
까마귀
20:53
까마귀
20:53
R.Review
20:43
린네
20:38
슈베아츠
20:33
슈베아츠
20:32
그림자
20:32
Mannaz
20:30
급식단
20:25
급식단
20:25
오쿠소라아야네
20:19
빈도
20:08
이피리아
20:08
Induky
20:08
니코다이스키
20:06
니코다이스키
20:05
니코다이스키
20:04
유입입니다
20:03
가네샤
20:02
슈베아츠
19:58
먀먀먀
19:58
스와마망
19:56
까마귀
19:55
DoTheJihun
19:54
슈베아츠
19:52
유입입니다
19:51
슈베아츠
19:50
유입입니다
19:50

더함
한미마이크로닉스
AMD
MSI 코리아

공지사항        사이트 약관        개인정보취급방침       신고와 건의


기글하드웨어는 2006년 6월 28일에 개설된 컴퓨터, 하드웨어, 모바일, 스마트폰, 게임, 소프트웨어, 디지털 카메라 관련 뉴스와 정보, 사용기를 공유하는 커뮤니티 사이트입니다.
개인 정보 보호, 개인 및 단체의 권리 침해, 사이트 운영, 관리, 제휴와 광고 관련 문의는 이메일로 보내주세요. 관리자 이메일

sketchbook5, 스케치북5

sketchbook5, 스케치북5

나눔글꼴 설치 안내


이 PC에는 나눔글꼴이 설치되어 있지 않습니다.

이 사이트를 나눔글꼴로 보기 위해서는
나눔글꼴을 설치해야 합니다.

설치 취소