보니까 런칭 리뷰때 이미 공개된 거 같더군요......뒷북이었습니다. 하여튼 17.8B이라네요. 178억개입니다. 그래닛이 2CCD+cIOD 합쳐서 20B가 넘어가니, 확실히 더 적게 들어갔어요. CPU 전체 기준이니, GPU나 IO, NPU 등도 포함된 것인데, 현행 ZEN5보다 I/O는 더 빵빵하고, 이 쪽엔 아예 없는 NPU도 조금이나마 들어갔으니 실질적으로 순수 CPU 쪽으로 투자된 자원은 더 적을 가능성이 큽니다.
제가 옛날부터 '인텔 얘네는 경쟁사보다 공정 수준에서 앞선다는 확신이 있어야만 트랜지스터 탑재량을 밝힐 것이다'라고 떠들었는데 대충 절반은 맞았네요. 절반만 맞은 이유는 인텔 자사 팹이 아닌 탓이겠구요.
그나저나 애로우레이크가 총 면적(243mm2)이 좀 더 작은 거야 공정 때문에라도 그러려니 하는데 트랜지스터 갯수까지 더 적을 줄은 몰랐네요.... 이러면 생각보다 투자 자원/기회비용 대비 아웃풋은 그렇게까지 나쁜 게 아닌 셈인데.