JEDEC이 DDR5 메모리 스펙을 공식적으로 발표했습니다. 주요 스펙은 아래 표를 보세요. DDR4에 비해 다이 용량이 늘어나며 모듈 용량도 늘어나고, 최고 전송율은 3.2Gbps에서 6.4Gbps로 올랐습니다. 그래서 DDR5-6400은 일단 보장된 셈입니다.
JEDEC DDR 세대 | ||||||
DDR5 | DDR4 | DDR3 | LPDDR5 | |||
최대 다이 용량 | 64 Gbit | 16 Gbit | 4 Gbit | 32 Gbit | ||
최대 UDIMM 모듈 용량 | 128 GB | 32 GB | 8 GB | N/A | ||
최고 전송율 | 6.4 Gbps | 3.2 Gbps | 1.6 Gbps | 6.4Gbps | ||
채널 | 2 | 1 | 1 | 1 | ||
대역폭(Non-ECC) | 64-bits (2x32) | 64-bits | 64-bits | 16-bits | ||
뱅크(Per Group) | 4 | 4 | 8 | 16 | ||
뱅크 그룹 | 8/4 | 4/2 | 1 | 4 | ||
버스트 길이 | BL16 | BL8 | BL8 | BL16 | ||
전압(Vdd) | 1.1v | 1.2v | 1.5v | 1.05v | ||
Vddq | 1.1v | 1.2v | 1.5v | 0.5v |
용량이 가장 큰 변화입니다. 64Gbit의 메모리 칩을 쓸 수 있습니다. DDR4는 16Gbit니 최대 용량이 4배 늘어난 것입니다. 8개의 메모리 다이를 하나의 칩으로 적층한다면 2TB의ㅏ LRDIMM도 가능합니다. 일반적인 UDIMM 메모리의 경우 128GB가 나옵니다.
DDR5는 4.8Gbps부터 시작합니다. DDR4의 최고 속도는 3.2Gbps니 그거보다 50% 더 빠르지요. 나중에는 6.4Gbps까지 도달할 것으로 보입니다.
클럭을 높이기 위해 도입한 변화 중 하나가 하나의 DIMM을 2개의 채널로 나눴다는 것입니다. LPDDR4와 GDDR6에서 이미 봤던 것이지요. DDR5는 DIMM 하나에 1개의 64비트 데이터 채널이 아니라 2개의 독립된 32비트 데이터 채널을 제공합니다. 위 이미지에 40비트라고 나온 건 ECC까지 고려해서 쓴 숫자고요. 또 각 채널의 버스트 길이는 8바이트에서 16바이트로 늘어나, 채널이 작업 하나 당 64바이트를 전달합니다. DDR4와 비교하면 유효 대역폭이 두배가 된 셈입니다.
DDR5는 DDR4의 QDR이나 차동 신호 같은 기능들을 약간 수정했습니다. 그리고 DFE (Decision Feedback Equalization)를도입해 간섭을 줄였습니다.
DDR5의 작동 전압은 1.1V, DDR4의 1.2V에서 줄었습니다. 아주 큰 변화는 아니지만 메모리 전력 효율은 개선됩니다. 그리고 전압 조정을 메인보드가 아니라 각각의 DIMM에서 수행합니다. DIMM에 통합 전압 조정기가 포함되며, 이는 UDIMM부터 LRDIMM까지 모든 램의 공통점입니다.
그 결과 메모리의 디자인은 더 복잡해지고 메인보드 쪽은 더 단순해집니다. 그럼 DDR5 램값은 더 비싸지고 메인보드 가격은 더 저렴해질...것 같진 않군요. 램값만 오를듯.
핀 배열은 DDR4와 똑같이 288핀이지만 핀 배열은 달라집니다. 중간에 갈라진 위치까지 똑같다면 잘못 끼우진 않을까 걱정되는군요.
12~18개월 안에 DDR5의 보급이 시작될 겁니다. 2021년에는 본격적으로 DDR5가 등장하기 시작합니다.